이더넷 기초

이번 수업을 통해 이더넷에 대한 사전 지식이 없는 엔지니어도 이더넷 PHY, 컨트롤러 및 스위치를 이용하여 성공적인 이더넷 설계를 할 수 있도록 도움을 드립니다.

rate limit

Code not recognized.

About this course

이번 수업을 통해 이더넷에 대한 사전 지식이 없는 엔지니어도 이더넷 PHY, 컨트롤러 및 스위치를 이용하여 성공적인 설계할 수 있습니다. 이 수업에서 설명하는 자료는 10/100/1000Mbps 이더넷 하드웨어 디자인을 위한 Time to Market과 보드 재제작의 시간을 단축하는데 도움이 되며, 물리적 및 MAC 계층(계층 1 및 2)을 구성하는 Function Block은 임베디드 시스템 간의 하드웨어 인터페이스와 함께 설명됩니다. 회로도 설계, 보드 레이아웃, 테스트 및 디버그는 Microchip의 이더넷 하드웨어 디자인 Class에서 배운 내용을 참조하여 설명됩니다.

Curriculum61 min

  • 강의 소개
  • 강의 계획서
  • 강의 소개 1 min
  • 초기 이더넷 2 min
  • OSI(개방형 시스템 상호 연결) 모델
  • OSI 모델 개요 5 min
  • 물리 계층
  • 모듈들을 프로젝트에 추가하기 7 min
  • Knowledge Check
  • Copper 디자인 가이드 라인 5 min
  • Copper 시그널링 표준 13 min
  • 데이터 링크 계층
  • 이더넷 패킷 구조 2 min
  • 미디어 독립 인터페이스(MII) 4 min
  • MII 매니지먼트 인터페이스 3 min
  • 문제 해결
  • 보드 문제해결 5 min
  • 체계적인 디버그 접근 방식 13 min
  • 설문 조사
  • 강의 개선을 위한 피드백

About this course

이번 수업을 통해 이더넷에 대한 사전 지식이 없는 엔지니어도 이더넷 PHY, 컨트롤러 및 스위치를 이용하여 성공적인 설계할 수 있습니다. 이 수업에서 설명하는 자료는 10/100/1000Mbps 이더넷 하드웨어 디자인을 위한 Time to Market과 보드 재제작의 시간을 단축하는데 도움이 되며, 물리적 및 MAC 계층(계층 1 및 2)을 구성하는 Function Block은 임베디드 시스템 간의 하드웨어 인터페이스와 함께 설명됩니다. 회로도 설계, 보드 레이아웃, 테스트 및 디버그는 Microchip의 이더넷 하드웨어 디자인 Class에서 배운 내용을 참조하여 설명됩니다.

Curriculum61 min

  • 강의 소개
  • 강의 계획서
  • 강의 소개 1 min
  • 초기 이더넷 2 min
  • OSI(개방형 시스템 상호 연결) 모델
  • OSI 모델 개요 5 min
  • 물리 계층
  • 모듈들을 프로젝트에 추가하기 7 min
  • Knowledge Check
  • Copper 디자인 가이드 라인 5 min
  • Copper 시그널링 표준 13 min
  • 데이터 링크 계층
  • 이더넷 패킷 구조 2 min
  • 미디어 독립 인터페이스(MII) 4 min
  • MII 매니지먼트 인터페이스 3 min
  • 문제 해결
  • 보드 문제해결 5 min
  • 체계적인 디버그 접근 방식 13 min
  • 설문 조사
  • 강의 개선을 위한 피드백